DDR4 SDRAM: 16GBDDR4 64bit बिट को चौडाइ डेटा बिट को प्रत्येक 16bit रचना
QSPI Flash: 1GBQSPIFLASH को टुक्रा, जुन FPGA चिपको कन्फिगरेसन फाइल भण्डारण गर्न प्रयोग गरिन्छ।
FPGA बैंक: समायोज्य 12V, 18V, 2.5V, 3.0V स्तर, यदि तपाइँ स्तर परिवर्तन गर्न आवश्यक छ भने, तपाइँ मात्र बदल्न आवश्यक छ
इन्टरफेस स्तर: सम्बन्धित स्थिति चुम्बकीय मोती द्वारा समायोजित गर्न सकिन्छ।
कोर बोर्ड पावर सप्लाई: 5-12V पावर सप्लाईले FPGA वर्तमान आवश्यकताहरू पूरा गर्न T1 चिप LTM4628 मार्फत दुई पावर सप्लाई उत्पन्न गर्दछ।
कोर बोर्ड स्टार्टअप विधि: JTAG, QSPIFLASH
कनेक्टर ट्यूब फुट परिभाषा: 4 उच्च गति विस्तार, 120pin Panasonic AXK5A2137yg
तल्लो प्लेट SFP इन्टरफेस: 4 अप्टिकल मोड्युलले 10GB/s को गति संग, उच्च गतिको अप्टिकल फाइबर संचार प्राप्त गर्न सक्छ।
फेभ प्लेट GXB घडी: तलको प्लेटले GXB ट्रान्सीभरको लागि 200MHz सन्दर्भ घडी प्रदान गर्दछ।
तल्लो प्लेट 40 -सुई विस्तार: आरक्षित 2 2.54mm मानक 40 -पिन विस्तार J11 र J12, जुन कम्पनी द्वारा डिजाइन मोड्युल वा प्रयोगकर्ता आफैले डिजाइन मोड्युल प्रकार्य सर्किट जडान गर्न प्रयोग गरिन्छ।
कोर प्लेट घडी: बोर्डमा धेरै घडी स्रोतहरू। यसमा 100MHz प्रणाली घडी स्रोत समावेश छ
510kba100M000 झोला CMOS क्रिस्टल
125MHz ट्रान्सीभर विभेदक घडी Sittaid Sit9102 क्रिस्टल 300MHz DDR4 को बाह्य भिन्नता घडी स्रोत SIT9102 क्रिस्टल
JTAG डिबग पोर्ट: MP5652 कोर बोर्डमा 6PIN प्याच JTAG डाउनलोड डिबगिङ इन्टरफेस छ
FPGA छुट्टै डिबग गर्न प्रयोगकर्ताहरूको लागि सुविधाजनक
प्रणाली रिसेट: एकै समयमा, बटनले पावर अन रिसेट समर्थन गर्न ग्लोबल रिसेट संकेत MP5652 कोर बोर्डको साथ प्रणाली पनि प्रदान गर्दछ। सम्पूर्ण चिप रिसेट गरिएको छ
LED: कोर बोर्डमा 4 रातो LED बत्तीहरू छन्, जसमध्ये एउटा DDR4 सन्दर्भ शक्ति सूचक हो।
बटन र स्विच: तलको प्लेटमा 4 कुञ्जीहरू छन्, जुन J2 कनेक्टरमा सम्बन्धित पाइप फुटमा जोडिएको छ।
सामान्यतया उच्च स्तर, निम्न स्तर सम्म थिच्नुहोस्
Arria-10 GX श्रृंखलाका मुख्य विशेषताहरू समावेश छन्: